专利摘要:

公开号:WO1992012510A1
申请号:PCT/JP1991/001750
申请日:1991-12-24
公开日:1992-07-23
发明作者:Takao Horikoshi;Toshihiro Takimoto;Yuji Koshino
申请人:Pentel Kabushiki Kaisha;
IPC主号:G09G5-00
专利说明:
[0001] 明細書
[0002] 発明の名称
[0003] 画像データの記録 · 表示回路
[0004] 発明の分野
[0005] 本発明は、 外部からのビデオ信号を表示コントローラにより、 一旦 一画面分の画像データと してビデオメモリに書込み、 このビデオメモ リに書込まれた画像データを表示コントローラで読みだし、 繰返しデ イスプレイに表示する画像表示装置に使用される画像データの記録 - 表示回路に鬨する。
[0006] 発明の背景
[0007] 従来、 外部からのビデオ信号を表示コントローラで読み書きする場 合に出力するアドレスは、 読出し時と書込み時と同じ順番で読み書き されている。 したがって、 外部から入力される画面と 1対 1に対応し た面面がディスプレイに表示されていた。 このような状態で、 表示の チラ付きを軽減するために、 上下 2画面分割駆動型の液晶ディスプレ ィが使用されている。 このような液晶ディスプレイでは、 画面を上下 2画面に分割して交互にピクセル群を駆動しなければならない。 した がって、 画面の上半分に表示された画像がアクセスされる場合、 表示 コントロ一ラから偶数ァドレスが出力され、 下半分の画像がアクセス される場合、 表示コントローラから奇数アドレスが出力されていた。 このように従来の方法では、 ディスプレイのピクセルとビデオメモ リのデータ構成との鬨係はビデオメモリの偶数ァドレスが画面の上半 分に、 奇数アドレスが画面の下半分に対応している。 しかし、 ビデオ メモリ内の画像データを C P Uで処理し、 プログラマがプログラミン グする場合、 人間が眼で見た画面上の図形などの配置と同じ位置で画 像データがビデオメモリ内に配置されていないと扱いに不都合であつ た。 即ち、 ビデオメモリ内のアドレスの次のアドレスには画面上のピ クセル群のすぐ右側のピクセル群に対応する画像データが配置されて いないと扱いに不都合である。 また、 画面の縦倍表示、 任意のスクロ ール及び画面の中に別の画面を合成することは不可能であった。
[0008] 発明の概要
[0009] この発明の目的は、 外部からの画像データを表示しながら、 ビデオ メモリ内のメモリのデータ配置の問題、 面面の縦倍表示、 画面の任意 量のスクロール、 及び画面の合成を同時に行なえる画像データの記録 -表示回路を提供することにある。
[0010] この発明による画像データの記録 ·表示回路は、 外部からのビデオ 信号を表示コントローラが一旦、 一面面分の画像データとしてビデオ メモリに書込み、 このビデオメモリに書込まれた画像データを前記表 示コントローラにて読出し、 緣返しディスプレイに表示する画像デー タの記録 ·表示回路において、 前記表示コントローラが前記ビデオメ モリをアクセスするために出力するアドレスを設定するアドレス変換 テーブルと、 このアドレスにより前記ビデオメモリ上での画像データ の配置、 画像の縦倍表示、 スクロール及び複数の画面表示に対応する ァドレスを生成制御するァドレス生成制御手段を備えたものである。 ここで、 表示コントローラにより外部からの画像データがビデオメ モリに書込まれる時に出力するアドレスは、 画像書込み用デーブルメ モリで変換される。 更に、 表示コントローラにより画像データがビデ オメモリから読出される時に出力するアドレスは、 画像読出し用テ一 ブルメモリで変換される。
[0011] 従って、 画像書込み用テーブルメモリの内容を C P Uから必要に応 じて書き換えることにより、 外部からの画像データがビデオメモリに 書込まれる時にビデオメモリ内での画像データの配置を設定すること が可能となる。
[0012] 画面の合成を行うには、 ビデオメモリの中で現在の画面を表示する ために使用している領域とは別の領域を読み出すように、 画像読出し 用テーブルメモリの内容の一部を設定することにより、 現在表示して いる画面の中に別な画面を合成して表示することが可能となる。
[0013] この発明による画像データの記録 · 表示回路は、 上下 2画面に分割 されて駆動されるディスプレイを用いた場合でもビデオメモリ内の画 像データを C P Uから見てアドレス上で直線的に配置することができ るので容易に画像処理が行なえる。
[0014] また、 外部からの面面が動画の場合でも、 縦倍表示、 上下スクロ一 ル及び面面の合成が可能である。 画面の合成ではビデオメモリ内に記 憶されている現在表示中の画面の画像データを破壊せずに別画面が合 成して表示される。 画面の合成の例として任意の画面表示、 時刻表示、 状態表示があげられる。
[0015] 図面の箇単な説明
[0016] 第 1図は、 本発明の第一実施例における構成図である。
[0017] 発明を実施するための最良の形態
[0018] 第 1図を参照して本発明の第一実施例を説明する。 デコーダ 1は、 C P U 3から出力されるメモリ読出し信号 C P U— R D、 メモリ書込 み信号 C P U - W R . 表示コントロ一ラ 2から出力されるメモリ読出 し信号 LCD C— RD、 メモリ書込み信号 LC D C— WR、 C P U 3 から出力されるアドレス C PU— AD R S、 及びァログラムで設定さ れるバス切替え信号 S E Lをデコードして、 切替え信号 S 1、 S 2 1、
[0019] S 22、 S 3、 及び S 4を出力する。
[0020] 切替え回路 SW 1はデコーダ 1からの切替え信号 S 1によりビデオ メモリ 4を表示コントローラ 2がアクセスするか、 C P U 3がァクセ スするかを決定する。 切替え回路 SW2はデコーダ 1からの切替え信 号 S 21及び S 22の組合わせにより表示コントローラ 2または C P U 3がアクセスすべきテーブルメモリを決定する。 切替え回路 SW3 はデコーダ 1からの切替え信号 S 3により、 表示コントローラ 2また は C PU 3がビデオメモリ 4をアクセスするか、 もしくは C P U 3が アドレス変換テーブルメモリ 5をアクセスするかを決定する。 切替え 回路 SW4はデコーダ 1からの切替え信号 S 4によりビデオメモリ 4 を表示コントローラ 2がアクセスするか、 もしくは C PU 3がァクセ スするか決定する。
[0021] 以上の構成において、 表示コントローラ 2から見たメモリマツァは ァドレス変換テーブルメモリ 5の内容によりビデオメモリ 4のデータ の配置が決定される。 C P U 3から見たメモリマップはビデオメモリ 4、 画像読出し用テーブルメモリ 6、 及び画像書込み用テーブルメモ リ 7とがそれぞれ別々のアドレスに配置される。 表示コントロ一ラ 2 がビデオメモリ 4をアクセスする場合は、 プログラムが S E Lを表示 Jントロ一ラ 2側に設定し、 表示コントローラ 2から出力されたアド レスは SW 1、 SW2を通り、 データ読出しの時は画像読出し用テー ブルメモリ 6に、 データ書込みの時は画像書込み用テーブルメモリ 7 に入力される。 アドレス変換テーブルメモリ 5の出力、 即ち変換され たアドレスは SW3を通り、 ビデオメモリ 4に入力され、 SW4を通 して表示コントローラ 2が画像データの読出し、 書込みを実行する。
[0022] C P U 3がビデオメモリ 4をアクセスする場合は、 プログラムが S E Lを C P U 3側に設定し、 ビデオメモリ 4をアクセスする為のアド レスを出力する。 このアドレスは SW 1 、 SW2を通り、 アドレス変 換テーブルメモリ 5に入力されずに SW3を通り、 ビデオメモリ 4に 入力され、 SW4を通して C P U 3が画像データの読出し、 書込みを 実行する。
[0023] C P U 3がァドレス変換テーブルメモリ 5をアクセスする場合は、 プログラムが S E Lを C P U 3側に設定し、 ァドレス変換テーブルメ モリ 5をアクセスする為のアドレスを出力する。 このアドレスは SW 1、 SW2を通り、 アドレス変換テーブルメモリ 5に入力され SW3 を通して C P U 3がテーブル内容、 即ちアドレス情報の読出し、 書込 みを実行する。
[0024] 本実施例で使用する液晶ディスプレイ 8は前述のように上下 2画面 に分割されて駆動される形式のものである。 また、 ここで使用する表 示コントローラ 2には使用する液晶ディスプレイ 8に合せて上下 2画 面の動作モードが設定され、 画面の上半分がアクセスされる時には表 示コントローラ 2から偶数ァドレスが下半分がアクセスされる時には 奇数アドレスが出力される。
[0025] 従って、 アドレス変換を行わない場合、 液晶ディスプレイ 8のピク セルとビデオメモリ 4のデータ構成との鬨係はビデオメモリ 4の偶数 ァドレスが画面の上半分に、 '奇数ァドレスが画面の下半分に対応する。 一方、 ビデオメモリ 4の画像デ一タを C P U 3で処理する場合は C P U 3から見て画像データがビデオメモリ 4内のァドレス上で直線的に 配置されている方が扱いが容易である。
[0026] この問題を解決する為に画像書込み用テーブルメモリ 7及び画像読 出し用テーブルメモリ 6に C P U 3から見て画像データがァドレス上 で直線的に配置されているようなアドレステーブルを C P U 3から書 込む。 これにより表示コントローラ 2により外部から取り込まれた画 像データはビデオメモリ 4に直線的に配置、 記憶され、 かつ、 表示コ ントローラ 2によりビデオメモリ 4から読み出された画像データは、 外部からの画像信号 V Sと同じ形式で液晶デイスプレイ 8に表示され る。
[0027] 次に、 外部からの画面を上下縦倍で表示する場合は、 酉像書込み用 テーブルメモリ 7または画像読出し用テーブルメモリ 6内のアドレス をそれぞれ 2回ずつ重複して設定する。
[0028] さらに液晶ディスプレイ 8に表示される画面を上下方向にスクロー ルさせる場合、 リング状のスクロールには画像読込み用テーブルメモ リ 6の内容全体を上下方向に回転させる。 シフトさせるようなスクロ ールには、 画像読出し用テーブルメモリ 6の内容全体を上下方向にシ フトさせる。 外部からの画面が存在しない領域に対しては全面黒画素 または白画素となる画像データを予め用意しておき、 これをアクセス する為のァドレスを設定する。
[0029] さらに、 一画面 (画面 Aとする) の中に別な面面 (画面 Bとする) を合成して表示させる場合、 予めビデオメモリ 4の別な領域に画面 B の画像データを C P U 3から書込んでおき、 画面 Bが表示できるよう に画像読出し用テーブルメモリ 6の一部を書換える。 この時、 書換え る場所は画面 A上で画面 Bを表示させる位置に対応して決定する。 そ して、 画面 Bを表示した後でも画面 Bに対応したビデオメモリ 4の領 域の内容を C P U 3が変更すれば、 それが画面 Bに反映される。 また、 ビデオメモリ 4の容量が許す限り複数の画面の合成ができる。
[0030] 以上の点は外部からの画像データのみでなく C P U 3がビデオメモ リ 4に書込む画像に鬨しても同様の操作を行うことができる。
权利要求:
Claims

請求の範囲
. 外部からのビデオ信号を表示コントローラが一旦、 一画面分の画 像データとしてビデオメモリに書込み、 前記ビデオメモリに書込ま れた画像データを前記表示コントローラで読出し、 ディスプレイに 籙返し表示する画像データの記録 ·表示回路において、 前記表示コ ントローラにより前記ビデオメモリをアクセスするために出力する アドレスを設定するアドレス変換テーブルと、 前記アドレスにより 前記ビデオメモリ上での画像データの配置、 画像の縦倍表示、 スク ロール及び複数の画面表示に対応するァドレスを生成、 制御するァ ドレス生成制御手段を備えたことを特徴とする画像データの記録 - 表示回路。
. 前記デイスアレイが液晶ディスプレイである請求項 1記載の画像 データの記録■表示回路。
类似技术:
公开号 | 公开日 | 专利标题
JP6122462B2|2017-04-26|表示装置
US6154225A|2000-11-28|Virtual refresh™ architecture for a video-graphics controller
KR100499845B1|2005-07-08|액티브 매트릭스형 표시 장치 및 그 제어 장치
KR0130731B1|1998-04-11|액정 디스플레이와 액정 드라이버
KR100534672B1|2005-12-08|온 스크린 디스플레이를 피벗시키기 위한 기능을 갖는 영상표시장치
US5488385A|1996-01-30|Multiple concurrent display system
CN1197417C|2005-04-13|使用双缓冲的图象数据输出控制器
US6329973B1|2001-12-11|Image display device
JP3050474B2|2000-06-12|モニタ画面一体型ビデオカメラ
US5874928A|1999-02-23|Method and apparatus for driving a plurality of displays simultaneously
US6118413A|2000-09-12|Dual displays having independent resolutions and refresh rates
US6914616B2|2005-07-05|Image reproduction display apparatus utilizing a controller with selection mask conversion module
US7034792B2|2006-04-25|RAM-incorporated driver, and display unit and electronic equipment using the same
US5587726A|1996-12-24|Method and apparatus for increasing the speed of operation of a double buffered display system
US6911983B2|2005-06-28|Double-buffering of pixel data using copy-on-write semantics
EP0473391B1|1999-02-03|Display of scrolling background images composed of characters
US8421791B2|2013-04-16|Liquid crystal display device
US7336317B2|2008-02-26|Frame rate conversion device, overtaking prediction method for use in the same, display control device and video receiving display device
US5959639A|1999-09-28|Computer graphics apparatus utilizing cache memory
JP3710728B2|2005-10-26|液晶駆動装置
US5933154A|1999-08-03|Multi-panel video display control addressing of interleaved frame buffers via CPU address conversion
JP3704715B2|2005-10-12|表示装置の駆動方法及び表示装置並びにそれを用いた電子機器
US7071930B2|2006-07-04|Active matrix display device, video signal processing device, method of driving the active matrix display device, method of processing signal, computer program executed for driving the active matrix display device, and storage medium storing the computer program
US7176864B2|2007-02-13|Display memory, driver circuit, display, and cellular information apparatus
TW531733B|2003-05-11|Display controller for controlling multi-display type display, method of displaying pictures on multi-display type display, and multi-display type information processing system
同族专利:
公开号 | 公开日
JPH04232993A|1992-08-21|
GB2257599A|1993-01-13|
GB9216543D0|1992-09-23|
GB2257599B|1995-07-19|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
法律状态:
1992-07-23| AK| Designated states|Kind code of ref document: A1 Designated state(s): DE GB |
优先权:
申请号 | 申请日 | 专利标题
JP2416671A|JPH04232993A|1990-12-27|1990-12-27|Image data recording and display circuit|
JP2/416671||1990-12-27||GB9216543A| GB2257599B|1990-12-27|1991-12-24|Recording/displayimg circuit of image data|
[返回顶部]